Transceptor dual con transformadores

Holt Integrated Circuits (Holt IC), empresa representada en España y Portugal por Anatronic, S.A., anuncia la disponibilidad del modelo HI-25850, un nuevo transceptor dual MIL-STD-1553 con transformadores integrados. Combina el circuito integrado (CI) transceptor MIL-STD-1553 HI-15850 con los transformadores de aislamiento requeridos en un mismo encapsulado.

El HI-15850 es idéntico al HI-1585 con la característica añadida de E/S digital compatible de 1,8, 2,5 y 3,3 V, que dota de flexibilidad al interconectar una amplia variedad de FPGA, eliminando así la necesidad de un desplazador de nivel (level shifter) y otra circuitería adicional.

Con un formato de 15 x 15 mm y una altura de 4,4 mm (cuando se monta), el HI-25850 posee una de las menores huellas del mercado y, por lo tanto, se convierte en una magnífica alternativa en aquellas aplicaciones con tarjetas que tienen restricciones de altura, como PMC y XMC.

El nuevo dispositivo comparte las características de compensación de tail-off de bus y extensión de pulso de salida de receptor de los modelos HI-15850 o HI-1585.

La compensación tail-off de bus ofrece un medio de compensar activamente el tail-off de bus, que es un offset DC temporal poco deseable en la punta del bus del terminal y, por ende, altera el diseño y la distribución de la placa.

La extensión de pulso de salida del receptor (opcional), por su parte, garantiza que los anchos de pulso de salida permanecen por encima de los 180 ns, lo que aumenta la sensibilidad del receptor cuando se opera cerca de la mínima amplitud de respuesta de entrada de receptor y asegura la decodificación apropiada.

El HI-25850 se presenta en rangos de temperatura industrial (de -40 a +85 °C) y extendido (de -55 a +125 °C).

“La combinación de transceptores duales y transformadores en un solo encapsulado ofrece una reducción considerable de espacio y coste a la hora de cumplir los objetivos de sistemas con tarjetas PMC o XMC”, afirma Anthony Murray, Director de Comunicación y Marketing de Holt. “Además, la interfaz E/S digital de baja lógica opcional respalda una mayor capacidad de elección de FPGA”.

Written by